电源培训工程师面试技巧

篇一:硬件工程师面试题集(含答案_很全)

(DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 产生EMC问题主要通过两个途径:一个是空间电磁波干扰的形式;另一个是通过传导的形式,换句话说,产生EMC问题的三个要素是:电磁干扰源、耦合途径、敏感设备。

传导、辐射

骚扰源-----------------------------(途径)------------------------------ 敏感受体

MOS的并联使用原则:

1.并联的MOS必须为同等规格,最好是同一批次的。

2.并联的MOS的驱动电路的驱动电阻和放电电路必须是独立分开的,不可共用驱动电阻和放电电阻。

3.PCB走线尽量保证对称,减小电流分布不均

光耦一般会有两个用途:线性光耦和逻辑光耦,如果理解?

工作在开关状态的光耦副边三极管饱和导通,管压降<0.4V,Vout约等于Vcc(Vcc-0.4V左右),Vout 大小只受Vcc大小影响。此时Ic<If*CTR,此工作状态用于传递逻辑开关信号。工作在线性状态的光耦,Ic=If*CTR,副边三极管压降的大小等于Vcc-Ic*RL,Vout= Ic*RL=(Vin-1.6V)/Ri * CTR*RL,Vout 大小直接与Vin 成比例,一般用于反馈环路里面 (1.6V 是粗略估计,实际要按器件资料,后续1.6V同) 。

2 光耦CTR

概要:

1)对于工作在线性状态的光耦要根据实际情况分析;

2)对于工作在开关状态的光耦要保证光耦导通时CTR 有一定余量;

3)CTR受多个因素影响。

2.1 光耦能否可靠导通实际计算

举例分析,例如图.1中的光耦电路,假设 Ri = 1k,Ro = 1k,光耦CTR= 50%,光耦导通时假设二极管压降为1.6V,副边三极管饱和导通压降Vce=0.4V。输入信号Vi 是5V的方波, 输出Vcc 是3.3V。Vout 能得到3.3V 的方波吗?

我们来算算:If = (Vi-1.6V)/Ri = 3.4mA

副边的电流限制:Ic’ ≤ CTR*If = 1.7mA

假设副边要饱和导通,那么需要Ic’ = (3.3V – 0.4V)/1k = 2.9mA,大于电流通道限制,所以导通时,Ic会被光耦限制到1.7mA, Vout = Ro*1.7mA = 1.7V

所以副边得到的是1.7V 的方波。

为什么得不到3.3V 的方波,可以理解为图.1 光耦电路的电流驱动能力小,只能驱动1.7mA 的电流,所以光耦会增大副边三极管的导通压降来限制副边的电流到1.7mA。

解决措施:增大If;增大CTR;减小Ic。对应措施为:减小Ri 阻值;更换大CTR 光耦;增大Ro 阻值。

将上述参数稍加优化,假设增大Ri 到200欧姆,其他一切条件都不变,Vout能得到3.3V的方波吗?

重新计算:If = (Vi – 1.6V)/Ri = 17mA;副边电流限制Ic’ ≤ CTR*If = 8.5mA,远大于副边饱和导通需要的电流(2.9mA),所以实际Ic = 2.9mA。

所以,更改Ri 后,Vout 输出3.3V 的方波。

开关状态的光耦,实际计算时,一般将电路能正常工作需要的最大Ic 与原边能提供的最小If 之间Ic/If 的比值与光耦的CTR 参数做比较,如果Ic/If ≤CTR,说明光耦能可靠 导通。一般会预留一点余量(建议小于CTR 的90%)。

工作在线性状态令当别论。

2、输出特性曲线

输出特性曲线是描述三极管在输入电流iB保持不变的前提下,集电极电流iC和管压降uCE之间的函数关系,即

(5-4) 三极管的输出特性曲线如图5-7所示。由图5-7可见,

当IB改变时,iC和uCE的关系是一组平行的曲线族,并有截止、放大、饱和三个工作区。 (1)截止区 IB=0持性曲线以下的区域称为截止区。此时晶体管的集电结处于反偏,发射结电压uBE<0,也是处于反偏的状态。由于iB=0,在反向饱和电流可忽略的前提下,iC=βiB也等于0,晶体管无电流的放大作用。处在截止状态下的三极管,发射极和集电结都是反偏,在电路中犹如一个断开的开关。 实际的情况是:处在截止状态下的三极管集电极有很小的电流ICE0,该电流称为三极管的穿透电流,它是在基极开路时测得的集电极-发射极间的电流,不受iB的控制,但受温度的影响。 (2)饱和区 在图5-4的三极管放大电路中,集电极接有电阻RC,如果电源电压VCC一定,当集电极电流iC增大时,uCE=VCC-iCRC将下降,对于硅管,当uCE 降低到小于0.7V时,集电结也进入正向偏置的状态,集电极吸引电子的能力将下降,此时iB再增大,iC几乎就不再增大了,三极管失去了电流放大作用,处于这种状态下工作的三极管称为饱和。 规定UCE=UBE时的

状态为临界饱和态,图5-7中的虚线为临界饱和线,在临界饱和态下工作的三极管集电极电流和基极电流的关系为: (5-1-4) 式中的ICS,IBS,UCES分别为三极管处在临界饱和态下的集电极电流、基极电流和管子两端的电压(饱和管压降)。当管子两端的电压UCE<UCES时,三极管将进入深度饱和的状态,在深度饱和的状态下,iC=βiB的关系不成立,三极管的发射结和集电结都处于正向偏置会导电的状态下,在电路中犹如一个闭合的开关。 三极管截止和饱和的状态与开关断、通的特性很相似,数字电路中的各种开关电路就是利用三极管的这种特性来制作的。 (3)放大区 三极管输出特性曲线饱和区和截止区之间的部分就是放大区。工作在放大区的三极管才具有电流的放大作用。此时三极管的发射结处在正偏,集电结处在反偏。由放大区的特性曲线可见,特性曲线非常平坦,当iB等量变化时,iC几乎也按一定比例等距离平行变化。由于iC只受iB控制,几乎与uCE的大小无关,说明处在放大状态下的三极管相当于一个输出电流受IB控制的受控电流源。 上述讨论的是NPN型三极管的特性曲线,PNP型三极管特性曲线是一组与NPN型三极管特性曲线关于原点对称的图像。

1、什么是建立时间(Tsu)和保持时间(Th)

以上升沿锁存为例,建立时间是指在时钟翻转之前输入的数据D必须保持稳定的时间;保持时间是在时钟翻转之后输入数据D必须保持稳定的时间[1]。如下图所示,一个数据要在上升沿被锁存,那么这个数据就要在时钟上升沿的建立时间和保持时间内保持稳定。

PCB Layout中的3W线距原则

串扰(Crosstalk)是指信号线之间由于互容(信号线之间的空气介质相当于容性负载),互感(高频信号的电磁场相互耦合)而产生的干扰,由于这种耦合的存在,当一些信号电平发生变化的时候,在附近的信号线上就会感应出电压(噪声),在电路设计中,抑制串扰最简单的方法就是在PCB Layout中遵循3W原则。

3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,如下图1所示,3W原则要求相邻信号线中心距离不能少于线宽的3倍,据一些资料记载的,满足3W原则能使信号间的串扰减少70%。我们在对高速信号,例如DDR3,PCIE,SATA2等布线的时候都会遵循这个原则。

只要是接触过Layout 的人都会了解差分走线的一般要求,那就是“等长、等距”。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。

11、锁存器、触发器、寄存器三者的区别。

触发器:能够存储一位二值信号的基本单元电路统称为“触发器”。

锁存器:一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据。为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据。这样所构成的能一次传送或存储多位数据的电路就称为“锁存器”。

寄存器:在实际的数字系统中,通常把能够用来存储一组二进制代码的同步时序逻辑电路称为寄存器。由于触发器内有记忆功能,因此利用触发器可以方便地构成寄存器。由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储 n位二进制码的寄存器。

区别:从寄存数据的角度来年,寄存器和锁存器的功能是相同的,它们的区别在于寄存器是

同步时钟控制,而锁存器是电位信号控制。可见,寄存器和锁存器具有不同的应用场合, 取决于控制方式以及控制信号和数据信号之间的时间关系:若数据信号有效一定滞后于控制信号有效,则只能使用锁存器;若数据信号提前于控制信号到达并且要求同步操作,则可用寄存器来存放数据。

1锁存器Latch 和 触发器flipflop

锁存器能根据输入端把结果自行保持;

触发器是指由时钟边沿触发的存储器单元;

由敏感信号(电平,边沿)控制的锁存器就是触发器;

2、写电路时,产生锁存器的原因

if语句中,没有写else,默认保持原值,产生锁存器,可能不是想要的结果; case语句中,没有写完整default项,也容易产生锁存器;

例子:

always@(a or b)

begin

if(a) q=b;

end

产生了锁存器,如下

没有锁存器的情况

always@(a or b)

begin

if(a) q=b;

else q=0;

end

3、避免使用D锁存器,尽量使用D触发器

D锁存器

module test_latch(y, a, b);

output y; input a; input b; reg y;

always @(a or b) begin

if(a==1’b1)

y=b;

end endmodule

D触发器

module test_d(y,clk,a,b);

output y; input clk; input a; input b; reg y;

always @(posedge clk) begin

if(a==1'b1)

y=b;

end endmodule

从图8可知,例10对应的电路是D触发器。信号a被综合成D触发器的使能端,只有在时钟上沿到来且a为高时,b信号的值才能传递给a;只要在时钟上升沿期间信号b是稳定,即使在其他时候b还有毛刺,经过D触发器后数据是稳定的,毛刺被滤除。

62

、写异步D触发器的verilog module.(扬智电子笔试)

module dff8(clk , reset, d, q);

input clk;

input reset;

input [7:0] d;

output [7:0] q;

reg[7:0] q;

always @ (posedge clk or posedge reset)

篇二:电子工程师招聘笔试题及详细解析(不看后悔)

s="txt">1、 晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置, b-cPN结反向偏置 。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。

3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置

2、 TTL门的输入端悬空,逻辑上相当于接高电平。

3、 TTL电路的电源电压为5V, CMOS电路的电源电压为3V-18V 。

4、 在TTL门电路的一个输入端与地之间接一个10K?电阻,则相当于在该输入端输入低电平;在CMOS门电路的输入端与电源之间接一个1K?电阻,相当于在该输入端输入高电平。

5、 二进制数(11010010)2转换成十六进制数是D2。

6、 逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路和时序逻辑电路两大类。

7、 组成一个模为60的计数器,至少需要6个触发器。

一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲

8、 在数字电路中,三极管工作在截止和饱和状态。

9、 一个门电路的输出端能带同类门的个数称为扇出系数。

10、 使用与非门时多余的输入脚应该接高电平,使用或非门时多余的输入脚应该接低电平。

与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平 或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、

12、

13、 贴片电阻上的103代表10k?。 USB支持控制传输、同步传输、中断传输和批量传输等四种传输模式。 一个色环电阻,如果第一色环是红色,第二色环是红色,第三色环是黄色,第四色环是金色,则该电阻

的阻值是220k?±10%。

14、 MOV A,40H 指令对于源超作数的寻址方式是直接寻址。

指令中直接给出操作数地址(dir)的寻址方式称为直接寻址。以寄存器中的内容为地址,该地址的内容为操作数的寻址方式称为寄存器间接寻址

15、8051系列单片机的ALE信号的作用是地址锁存控制信号。

Address lock enable :地址锁存允许端

15、

16、

17、

18、

19、

MCS-8051系列单片机字长是______位。 一个10位地址码、8位输出的ROM,其存储容量为。 队列和栈的区别是_________。 do……while和while……do的区别是_______。 在计算机中,一个字节所包含二进制位的个数是______。

20、 8051复位后,PC=______。若希望从片内存储器开始执行,EA脚应接 ______ 电平,PC值超过 ______

时,8051会自动转向片外存储器继续取指令执行。

21、

22、

23、 8051单片机的存储器的最大特点是 _________。 ARM内核支持7种中断,分别是:_____、_____、_____、_____、______、______和______。 将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有 根地址线,

有 根数据读出线。

二、 问答题(每题8分,共48分)

1、3、全局变量可不可以定义在可被多个.C文件包含的头文件中?为什么?

2、请指出下面程序的错误。

main()

{

char string[10];

char *str1 = "0123456789";

strcpy( string, str1 );

}

3、要实现Y=A+B的逻辑关系,请正确连接多余端。

BY

BY

(a) (b)

4、在读写数据速度上,Nor-Flash 与Nand-Flash有什么区别?

5、简述帧缓冲区(Frame-buffer)在LCD显示中的作用。

6、选择文件系统时,需考虑Flash存储器的哪些物理特性和使用特点?

三、 翻译题(12分)

把下面的英文翻译成中文。

The LM2596 series operates at a switching frequency of 150kHz thus allowing small sized filter components than what would be needed with lower frequency switching regulators. Available in a standard 5-lead TO-220 package with several different lead bend options, and a 5-lead TO-263 surface mount package.

A standard series of inductors are available from several different manufacturers optimized for use with the LM2596 series. This feature greatly simplifies the design of switchmode power supplies.

Other features include a guaranteed ±4% tolerance on output voltage under specified input voltage and output load conditions, and ±15% on the oscillator frequency. External shutdown is included, featuring typically 80 uA standby current. Self protection features include a two stage frequency reducing current limit for the output switch and an over temperature shutdown for complete protection under fault conditions.

四、附加题(写清楚解题思路)

(1)工人为你工作7天,回报为一根金条(既然说是金条,应该就不能将其弯曲吧?)必须在每天付给他们一段,且只能截2次,你将如何付费?

(2)烧一根不均匀的绳子,从头烧到尾总共需要1个小时,现有此种绳无限个,问如何用烧绳子的方法来确定15分钟的时间呢?

(3)现在小明一家过一座桥,过桥时候是黑夜,所以必须有灯。现在小明过桥要1秒,小明的弟弟要3秒,小明的爸爸要6秒,小明的妈妈要8秒,小明的爷爷要12秒。每次此桥最多可过两人,而过桥的速度依过桥最慢者而定,而且灯在点燃后30秒就会熄灭。问小明一家如何过桥?

篇三:硬件工程师笔试及面试问题

基尔霍夫定理的内容是什么?(仕兰微电子)

2.a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零

3.b.基尔霍夫电压定律:在电路中的任一闭合电路,电压的代数和为零。

2.平板电容公式(C=εS/4πkd)。

Ε为介质常数, S为平板面积 d为两平板间距

3.三极管曲线特性。

静态工作点 直流和交流 饱和失真和截止失真 死区电压 交越失真

4.描述反馈电路的概念,列举他们的应用。

反馈,就是在电子系统中,把放大电路中的输出量(电流或电压)的一部分或全部,通过一定形式的反馈取样网络并以一定的方式作用到输入回路以影响放大电路输入量的过程。包含反馈作用的放大电路称为反馈放大电路。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈对放大器性能有四种影响:a.降低放大倍数 b.提高放大倍数的稳定性,由于外界条件的变化(T℃,Vcc,器件老化等),放大倍数会变化,其相对变化量越小,则稳定性越高。C.减小非线性失真和噪声 d 改变了放大器的输入电阻Ri和输出电阻Ro 。

对输入电阻ri的影响:串联负反馈使输入电阻增加,并联负反馈使输入电阻减小。

对输出电阻ro的影响:电压负反馈使输出电阻减小,电流负反馈使输出电阻增加。

负反馈的应用:电压并联负反馈,电流串联负反馈,电压串联负反馈和电流并联负反馈。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

引入负反馈的一般原则为:

a. 为了稳定放大电路的静态工作点,应引入直流负反馈;为了改善放大电路的动态性能,应引入交流负反馈(在中频段的极性)。

b. 信号源内阻较小或要求提高放大电路的输入电阻时,应引入串联负反馈;信号源内阻较大或要求降低输入电阻时,应引入并联系反馈。

c. 根据负载对放大电路输出电量或输出电阻的要求决定是引入电压还是电流负反馈。若负载要求提供稳定的信号电压或输出电阻要小,则应引入电压负反馈;若负载要求提供稳定的信号电流或输出电阻要大,则应引入电流负反馈。

d. 在需要进行信号变换时,应根据四种类型的负反馈放大电路的功能选择合适的组态。例如,要求实现电流——电压信号的转换时,应在放大电路中引入电压并联负反馈等。

5.有源滤波器和无源滤波器的区别

无源滤波器:这种电路主要有无源元件R、L和C组成,但是过渡带太长,主要用于高频,电感体积相对较大 相互级联会有影响

有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

6.什么是负载 ?什么又是带负载能力?

把电能转换成其他形式的能的装置叫做负载。对于不同的负载,电路输出特性(输出电压,输出电流)几乎不受影响,不会因为负载的剧烈变化而变,这就是所谓的带载能力

如射极跟随器,放在输出端,加上拉电阻,可以提高驱动能力

7.什么是输入电阻和输出电阻 ?

在独立源不作用(电压源短路,电流源开路)的情况下,由端口看入,电路可用一个电阻元件来等效。这个等效电阻称为该电路的输入电阻。从放大电路输出端看进去的等效内阻称为输出电阻Ro。

输入电阻和输出电阻的求解:

输入电阻 :输入电压与输入电流的比值

输出电阻 :2中方法 1、开路电压与短路电流之比

2、激励电源短路 加压法 外接电压

8. 电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述 其优缺点。 对于一个理想的电压源(包括电源),内阻应该为0,或理想电流源的阻抗应当为无穷大。

9.什么叫差模信号?什么叫共模信号?画出差分电路结构

两个大小相等、极性相反的一对信号称为差模信号。差动放大电路输入差模信号(uil =-ui2)时,称为差模

输入。两个大小相等、极性相同的一对信号称为共模信号。差动放大电路输入共模信号(uil =ui2)时,称

为共模输入。在差动放大器中,有用信号以差模形式输入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。 共模抑制比:KCMR?

AdAc

下面的恒流源可以用三极管代替 如图

10.怎样理(本文来自:www.dXF5.com 东 星资 源 网:电源培训工程师面试技巧)解阻抗匹配?

阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。阻抗匹配分为低频和高频两种情况讨论。

低频:当负载电阻跟信号源内阻相等时,负载可获得最大输出功率,这就是我们常说的阻抗匹配之一。对于纯电阻电路,此结论同样适用于低频电路及高频电路。当交流电路中含有容性或感性阻抗时,结论有所改变,就是需要信号源与负载阻抗的的实部相等,虚部互为相反数,这叫做共扼匹配。

在高频电路中,如果传输线的特征阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射。为了不产生反射,负载阻抗跟传输线的特征阻抗应该相等,这就是传输线的阻抗匹配。

11. 偏置:在电路某点给一个参考分量,使电路能适应工作需要。

有直流偏置交流偏置 三极管的交流需要放大时需要提供直流偏置 也就是静态工作点

消除交越失真其实也是给的直流偏置使其微导通

12. 画电流偏置的产生电路,并解释。

偏置电路:以常用的共射放大电路说吧,主流是从发射极到集电极的IC,偏流就是从发射极到基极的IB。相对与主电路而言,为基极提供电流的电路就是所谓的偏置电路。偏置电路往往有若干元件,其中有一重要电阻,往往要调整阻值,以使集电极电流在设计规范内。这要调整的电阻就是偏置电阻。

13. 偏置电阻:在稳态时(无信号)通过电阻为电路提供或泄放一定的电压或电流,使电路满足工作需求,或改善性能。

14. 什么是电压放大?什么是电流放大? 什么是功率放大?

电压放大就是只考虑输出电压和输入电压的关系。比如说有的信号电压低,需要放大后才能被模数转换电路识别,这时就只需做电压放大。

电流放大就是只考虑输出电流于输入电流的关系。比如说,对于一个uA级的信号,就需要放大后才能驱动一些仪器进行识别(如生物电子),就需要做电流放大。

功率放大就是考虑输出功率和输入功率的关系。

其实实际上,对于任何以上放大,最后电路中都还是有电压,电流,功率放大的指标在,叫什么放大,只是重点突出电路的作用而已。

可以联系到场效应管和晶体管的区别 场效应管是由电压控制 而晶体三极管是电流控制电流

15. 推挽结构的实质是什么?

一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(open collector)门电路 .如果输出级的有两个三极管,始终处于一个导通、一个截止的状态,也就是两个三级管推挽相连,这样的电路结构称为推拉式电路或图腾柱(Totem-pole)输出电路]

也是互补对称电路提高驱动能力

16. RC振荡器的构成和工作原理

由放大器和正反馈网络两部分构成。反馈电路由三节RC移相网络构成(图3),每节移相不超过90°,对某一频率共可移相180°,再加上单管放大电路的反相作用即可构成正反馈,产生振荡。移相振荡器电路简单,适于轻便型测试设备和遥控设备使用,但输出波形差,频率难于调整,幅度也不稳定。

17. 电路的谐振

如果外加交流电源的频率和L-C回路的固有频率相同时,回路中产生的

电流最大,回路L中的磁场能和C中的电场能恰好自成系统,在电路内

部进行交换,最大限度的从电源吸取能量,而不会有能量返回电源,这

就叫谐振。

18.描述CMOS电路中闩锁效应产生的过程及最后的结果?

Latch-up 闩锁效应,又称寄生PNPN效应或可控硅整流器( SCR, Silicon

Controlled Rectifier )效应。在整体硅的CMOS管下,不同极性搀杂的区

域间都会构成P-N结,而两个靠近的反方向的P-N结就构成了一个双极型的晶体三极管。因此CMOS管的下面会构成多个三极管,这些三极管自身就可能构成一个电路。这就是MOS管的寄生三极管效应。如果电

路偶尔中出现了能够使三极管开通的条件,这个寄生的电路就会极大的影响正常电路的运作,会使原本的

MOS电路承受比正常工作大得多的电流,可能使电路迅速的烧毁。Latch-up状态下器件在电源与地之间形成短路,造成大电流、EOS(电过载)和器件损坏。

MOS管电压5V或12N 而TTL是0~3.6V

19. 选择电阻时要考虑什么?

考虑电阻的 阻值(最大,最小) 熔点 是否方便安装 功耗 体积 封装 精度 价格

20. 电路的谐振

如果外加交流电源的频率和L-C回路的固有频率相同时,回路中产生的电流最大,回路L中的磁场能和C中的电场能恰好自成系统,在电路内部进行交换,最大限度的从电源吸取能量,而不会有能量返回电源,这就叫谐振。

19.旁路电容

可将混有高频电流和低频电流的交流电中的高频成分泄露掉的电容,称做“旁路电容”。

耦合 去耦 旁路 滤波

20.戴维南定理:一个含独立源、线性电阻和受控源的二端电路 ,对其两个端子来说都可等效为一个理想电压源串联内阻的模型。 其理想电压源的数值为有源二端电路 的两个端子的开路电压 ,串联的内阻为 内部所有独立源等于零时两端子间的等效电阻 。

诺顿定理 :

21.无源器件﹕在模拟和数字电路中加以信号﹐不会改变自已本身的基本特性.如电阻. 电感 电容

有源器件﹕在模拟和数字电路中加以信号﹐可以改变自已本身的基本特性.如三极管.

22. 旁路电容

可将混有高频电流和低频电流的交流电中的高频成分泄露掉的电容,称做“旁路电容”。

23.场效应和晶体管比较:

a.在环境条件变化大的场合,采用场效应管比较合适。

b.场效应管常用来做前置放大器,以提高仪器设备的输入阻抗,降低噪声等。

c.场效应管放大能力比晶体管低。

d.工艺简单,占用芯片面积小,适宜大规模集成电路。在脉冲数字电路中获得更广泛的应用。

24.基本放大电路的组成原则:

a.发射结正偏,集电结反偏。

b.输入回路的接法应该使输入信号尽量不损失地加载到放大器的输入端。

c.输出回路的接法应该使输出信号尽可能地传送到负载上。

空间电荷层也叫耗尽层 与PN结方向相反 雪崩击穿 6V 齐纳击穿 4V

PN结正偏有利用多子扩散,反偏利于少子漂移

25.实现放大的条件

晶体管必须偏置在放大区。发射结正偏,集电结反偏。

正确设置静态工作点,使整个波形处于放大区。

输入回路将变化的电压转化成变化的基极电流。

输出回路将变化的集电极电流转化成变化的集电极电压,经电容滤波只输出交流信号。

26.共射,共基和共集放大电路图

27.静态:放大电路不加输入信号,电路中各处的电压、电流都是固定不变的直流量,这时电路处于直流工作状态,简称静态。

直流通路:电容开路,电感短路

交流通路:电容短路,电感开路 信号源短路,保留其内阻

28.功放要求:

a.输出功率尽可能大。b.高效率 c.非线形失真小 d.晶体管的散热和保护

29.甲类功放,乙类互补对称功放和甲乙类互补对称功放特点和电路图。

恒流源的作用

1. 恒流源相当于阻值很大的电阻。

30.频率补偿

所谓频率补偿,就是指提高或降低某一特定频率的信号的强度,用来弥补信号处理过程中产生的该频率的减弱或增强。常用的有负反馈补偿、发射极电容补偿、电感补偿等。

31.虚短:集成运放的两个输入端之间的电压通常接近于零,若把它理想化,则看做零,但不是短路,故称“虚短”。

虚断:集成运放的两个输入端几乎不取用电流,如果把他理想化,则看作电流为零,但不是断开,故称“虚断”

32.基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。

放大电路的作用:放大电路是电子技术中广泛使用的电路之一,其作用是将微弱的输入信号(电压、电流、功率)不失真地放大到负载所需要的数值。

放大电路种类:(1)电压放大器:输入信号很小,要求获得不失真的较大的输出压,也称小信号放大器;

(2)功率放大器:输入信号较大,要求放大器输出足够的功率,也称大信号放大器。

差分电路是具有这样一种功能的电路。该电路的输入端是两个信号的输入,这两个信号的差值,为电路有效输入信号,电路的输出是对这两个输入信号之差的放大。设想这样一种情景,如果存在干扰信号,会对两个输入信号产生相同的干扰,通过二者之差,干扰信号的有效输入为零,这就达到了抗共模干扰的目的。

33.锁相环有哪几部分组成?

锁相,顾名思义,就是将相位锁住,把频率锁定在一个固定值上。锁相环,就是将相位锁定的回路。锁相环由相位检测器 PD + 分频器 + 回路滤波器 + 压控振荡器 VCO,等组成。

锁相环的工作原理:

1、压控振荡器的输出经过采集并分频;

2、和基准信号同时输入鉴相器;

3、鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压;

4、控制VCO,使它的频率改变;

5、这样经过一个很短的时间,VCO 的输出就会稳定于某一期望值。

锁相环是一种相位负反馈系统,它利用环路的窄带跟踪与同步特性将鉴相器一端VCO的输出相位与另一端晶振参考的相位保持同步,实现锁定输出频率的功能,同时可以得到和参考源相同的频率稳定度。一个典型的频率合成器原理框图如图所示。